14 Publikationen

Alle markieren

  • [14]
    2016 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2900363 OA
    Flasskamp, M., Sievers, G., Ax, J., Klarhorst, C., Jungeblut, T., Kelly, W., Thies, M., and Porrmann, M. (2016). “Performance Estimation of Streaming Applications for Hierarchical MPSoCs” in Workshop on Rapid Simulation and Performance Evaluation: Methods and Tools (RAPIDO) (New York, NY: ACM Press), 1.
    PUB | PDF | DOI
     
  • [13]
    2016 | Bielefelder E-Dissertation | PUB-ID: 2904773 OA
    Sievers, G. (2016). Entwurfsraumexploration eng gekoppelter paralleler Rechnerarchitekturen. Bielefeld: Universität Bielefeld.
    PUB | PDF
     
  • [12]
    2015 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2783142 OA
    Ax, J., Sievers, G., Flasskamp, M., Kelly, W., Jungeblut, T., and Porrmann, M. (2015). “System-Level Analysis of Network Interfaces for Hierarchical MPSoCs” in Proceedings of the 8th International Workshop on Network on Chip Architectures (NoCArc) (New York, NY, USA: ACM), 3-8.
    PUB | PDF | DOI
     
  • [11]
    2015 | Report | PUB-ID: 2783874 OA
    Ax, J., Flasskamp, M., Sievers, G., Klarhorst, C., Jungeblut, T., and Kelly, W. (2015). An Abstract Model for Performance Estimation of the Embedded Multiprocessor CoreVA-MPSoC Technical Report (v1.0).
    PUB | PDF
     
  • [10]
    2015 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2732427
    Sievers, G., Ax, J., Kucza, N., Flasskamp, M., Jungeblut, T., Kelly, W., Porrmann, M., and Rückert, U. (2015). “Evaluation of Interconnect Fabrics for an Embedded MPSoC in 28 nm FD-SOI” in 2015 IEEE International Symposium on Circuits & Systems (ISCAS) (IEEE), 1925-1928.
    PUB | DOI | Download (ext.)
     
  • [9]
    2015 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2760622
    Sievers, G., Daberkow, J., Ax, J., Flasskamp, M., Kelly, W., Jungeblut, T., Porrmann, M., and Rückert, U. (2015). “Comparison of Shared and Private L1 Data Memories for an Embedded MPSoC in 28nm FD-SOI” in International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC) (IEEE), 175-181.
    PUB | DOI
     
  • [8]
    2014 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2698929
    Hübener, B., Sievers, G., Jungeblut, T., Porrmann, M., and Rückert, U. (2014). “CoreVA: A Configurable Resource-efficient VLIW Processor Architecture” in Proceedings of the 12th IEEE International Conference on Embedded and Ubiquitous Computing (IEEE), 9-16.
    PUB | DOI
     
  • [7]
    2014 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2753235
    Kelly, W., Flasskamp, M., Sievers, G., Ax, J., Chen, J., Klarhorst, C., Ragg, C., Jungeblut, T., and Sorensen, A. (2014). “A Communication Model and Partitioning Algorithm for Streaming Applications for an Embedded MPSoC” in International Symposium on System-on-Chip (SoC) (Tampere, Finland: IEEE).
    PUB | DOI | Download (ext.)
     
  • [6]
    2013 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2576115 OA
    Korf, S., Sievers, G., Ax, J., Cozzi, D., Jungeblut, T., Hagemeyer, J., Porrmann, M., and Rückert, U. (2013). “Dynamisch rekonfigurierbare Hardware als Basistechnologie für intelligente technische Systeme” in Proceedings Wissenschaftsforum 2013 Intelligente Technische Systeme, Gausemeier, J., Dumitrescu, R., Rammig, F., and Trächtler, A. eds. HNI-Verlagsschriftenreihe, vol. 310, (Paderborn: Heinz-Nixdorf-Inst., Univ. Paderborn), 79-90.
    PUB | PDF
     
  • [5]
    2013 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2637667
    Sievers, G., Christ, P., Einhaus, J., Jungeblut, T., Porrmann, M., and Rückert, U. (2013). “Design-Space Exploration of the Configurable 32 bit VLIW Processor CoreVA for Signal Processing Applications” in 2013 NORCHIP.
    PUB | DOI
     
  • [4]
    2013 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2634649
    Christ, P., Sievers, G., Einhaus, J., Jungeblut, T., Porrmann, M., and Rückert, U. (2013). “Pareto-optimal Signal Processing on Low-Power Microprocessors” in Proceedings of the 12th IEEE International Conference on SENSORS (IEEE), 1843-1846.
    PUB | DOI | Download (ext.)
     
  • [3]
    2011 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2476993 OA
    Jungeblut, T., Ax, J., Sievers, G., Hübener, B., Porrmann, M., and Rückert, U. (2011). “Resource Efficiency of Scalable Processor Architectures for SDR-based Applications (Invited)” in Proc. of the Radar, Communication and Measurement Conference (RADCOM).
    PUB | Dateien verfügbar
     
  • [2]
    2010 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2018549
    Jungeblut, T., Sievers, G., Porrmann, M., and Rückert, U. (2010). “Design Space Exploration for Memory Subsystems of VLIW Architectures” in 5th IEEE International Conference on Networking, Architecture, and Storage 377-385.
    PUB | DOI
     
  • [1]
    2010 | Konferenzbeitrag | PUB-ID: 2286628 OA
    Jungeblut, T., Lütkemeier, S., Sievers, G., Porrmann, M., and Rückert, U. (2010).“A modular design flow for very large design space explorations”.
    PUB | Dateien verfügbar
     

Suche

Publikationen filtern

Darstellung / Sortierung

Export / Einbettung