Gregor Sievers
PEVZ-ID
14 Publikationen
-
2016 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2900363Flasskamp M, Sievers G, Ax J, Klarhorst C, Jungeblut T, Kelly W, Thies M, Porrmann M (2016)PUB | PDF | DOI
Performance Estimation of Streaming Applications for Hierarchical MPSoCs.
In: Workshop on Rapid Simulation and Performance Evaluation: Methods and Tools (RAPIDO). New York, NY: ACM Press: 1. -
-
2015 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2783142Ax J, Sievers G, Flasskamp M, Kelly W, Jungeblut T, Porrmann M (2015)PUB | PDF | DOI
System-Level Analysis of Network Interfaces for Hierarchical MPSoCs.
In: Proceedings of the 8th International Workshop on Network on Chip Architectures (NoCArc). New York, NY, USA: ACM: 3-8. -
-
2015 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2732427Sievers G, Ax J, Kucza N, Flasskamp M, Jungeblut T, Kelly W, Porrmann M, Rückert U (2015)PUB | DOI | Download (ext.)
Evaluation of Interconnect Fabrics for an Embedded MPSoC in 28 nm FD-SOI.
In: 2015 IEEE International Symposium on Circuits & Systems (ISCAS). IEEE: 1925-1928. -
2015 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2760622Sievers G, Daberkow J, Ax J, Flasskamp M, Kelly W, Jungeblut T, Porrmann M, Rückert U (2015)PUB | DOI
Comparison of Shared and Private L1 Data Memories for an Embedded MPSoC in 28nm FD-SOI.
In: International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC). IEEE: 175-181. -
2014 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2698929Hübener B, Sievers G, Jungeblut T, Porrmann M, Rückert U (2014)PUB | DOI
CoreVA: A Configurable Resource-efficient VLIW Processor Architecture.
In: Proceedings of the 12th IEEE International Conference on Embedded and Ubiquitous Computing. IEEE: 9-16. -
2014 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2753235Kelly W, Flasskamp M, Sievers G, Ax J, Chen J, Klarhorst C, Ragg C, Jungeblut T, Sorensen A (2014)PUB | DOI | Download (ext.)
A Communication Model and Partitioning Algorithm for Streaming Applications for an Embedded MPSoC.
In: International Symposium on System-on-Chip (SoC). Tampere, Finland: IEEE. -
2013 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2576115Korf S, Sievers G, Ax J, Cozzi D, Jungeblut T, Hagemeyer J, Porrmann M, Rückert U (2013)PUB | PDF
Dynamisch rekonfigurierbare Hardware als Basistechnologie für intelligente technische Systeme.
In: Proceedings Wissenschaftsforum 2013 Intelligente Technische Systeme. Gausemeier J, Dumitrescu R, Rammig F, Trächtler A (Eds); HNI-Verlagsschriftenreihe, 310. Paderborn: Heinz-Nixdorf-Inst., Univ. Paderborn: 79-90. -
-
2013 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2634649Christ P, Sievers G, Einhaus J, Jungeblut T, Porrmann M, Rückert U (2013)PUB | DOI | Download (ext.)
Pareto-optimal Signal Processing on Low-Power Microprocessors.
In: Proceedings of the 12th IEEE International Conference on SENSORS. IEEE: 1843-1846. -
2011 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2476993Jungeblut T, Ax J, Sievers G, Hübener B, Porrmann M, Rückert U (2011)PUB | Dateien verfügbar
Resource Efficiency of Scalable Processor Architectures for SDR-based Applications (Invited).
In: Proc. of the Radar, Communication and Measurement Conference (RADCOM). . -
-
2010 | Konferenzbeitrag | PUB-ID: 2286628Jungeblut T, Lütkemeier S, Sievers G, Porrmann M, Rückert U (2010)PUB | Dateien verfügbar
A modular design flow for very large design space explorations.