Please note that PUB no longer supports Internet Explorer versions 8 or 9 (or earlier).

We recommend upgrading to the latest Internet Explorer, Google Chrome, or Firefox.

23 Publikationen

2018 | Kurzbeitrag Konferenz / Poster | Veröffentlicht | PUB-ID: 2918788 OA
Kaiser, M., Pilz, S., Porrmann, F., Hagemeyer, J. & Porrmann, M. (2018). Accelerating Hamming Distance Comparisons for Locality Sensitive Hashing (LSH) using FPGAs. 12th CeBiTec Symposium - Big Data in Medicine and Biotechnology - Abstract Book (S. 48-49). Gehalten auf der 12th CeBiTec Symposium - Big Data in Medicine and Biotechnology, Bielefeld.
PUB | PDF
 
2016 | Zeitschriftenaufsatz | Veröffentlicht | PUB-ID: 2900943
Langenkämper, D., Jakobi, T., Feld, D., Jelonek, L., Goesmann, A. & Nattkemper, T.W. (2016). Comparison of Acceleration Techniques for Selected Low-Level Bioinformatics Operations. Frontiers in Genetics, 7: 5. Frontiers Media SA. doi:10.3389/fgene.2016.00005.
PUB | DOI | WoS | PubMed | Europe PMC
 
2015 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2901107
Ibraheem, O.W., Irwansyah, A., Hagemeyer, J., Porrmann, M. & Rückert, U. (2015). A resource-efficient multi-camera GigE vision IP core for embedded vision processing platforms. ReConFigurable Computing and FPGAs (ReConFig), 2015 International Conference on (S. 1-6). Gehalten auf der International Conference on ReConFigurable Computing and FPGAs (ReConFig), IEEE. doi:10.1109/ReConFig.2015.7393282.
PUB | DOI
 
2014 | Bielefelder E-Dissertation | PUB-ID: 2652142 OA
Puttmann, C. (2014). Ressourceneffiziente Hardware-Software-Kombinationen für Kryptographie mit elliptischen Kurven. Bielefeld: Universität Bielefeld.
PUB | PDF
 
2013 | Zeitschriftenaufsatz | Veröffentlicht | PUB-ID: 2622226
Sterpone, L., Porrmann, M. & Hagemeyer, J. (2013). A Novel Fault Tolerant and Runtime Reconfigurable Platform for Satellite Payload Processing. IEEE Transactions on Computers, 62(8), 1508-1525. Institute of Electrical & Electronics Engineers (IEEE). doi:10.1109/TC.2013.80.
PUB | DOI | WoS
 
2013 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2681304
Sterpone, L., Sabena, D., Ullah, A., Porrmann, M., Hagemeyer, J. & Ilstad, J. (2013). Dynamic neutron testing of Dynamically Reconfigurable Processing Modules architecture. Adaptive Hardware and Systems (AHS), 2013 NASA/ESA Conference on (S. 184-188). doi:10.1109/AHS.2013.6604244.
PUB | DOI | Download (ext.)
 
2012 | Bielefelder E-Dissertation | PUB-ID: 2547735 OA
Loeb, H.-P. (2012). Application-driven exploration of a programmable platform for Wireless LAN. Bielefeld: Universität Bielefeld.
PUB | PDF
 
2012 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2559365
Romoth, J., Jungewelter, D., Hagemeyer, J., Porrmann, M. & Rückert, U. (2012). Optimizing inter-FPGA communication by automatic channel adaptation. Reconfigurable Computing and FPGAs (ReConFig), 2012 International Conference on (S. 1-7). doi:10.1109/ReConFig.2012.6416767.
PUB | DOI
 
2012 | Bielefelder E-Dissertation | PUB-ID: 2463253 OA
Paiz Gatica, C.V. (2012). Dynamically reconfigurable hardware for embedded control systems. Bielefeld: Universität.
PUB | PDF
 
2011 | Bielefelder E-Dissertation | PUB-ID: 2407551 OA
Jungeblut, T. (2011). Entwurfsraumexploration ressourceneffizienter VLIW-Prozessoren. Bielefeld: Universität Bielefeld.
PUB | PDF
 
2011 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2286173
Korf, S., Cozzi, D., Koester, M., Hagemeyer, J., Porrmann, M., Rückert, U. & Santambrogio, M.D. (2011). Automatic HDL-Based Generation of Homogeneous Hard Macros for FPGAs. Field-Programmable Custom Computing Machines (FCCM), 2011 IEEE 19th Annual International Symposium on (S. 125-132).
PUB | Download (ext.)
 
2009 | Dissertation | PUB-ID: 1926542
Köhler, T. (2009). Analog and Digital Hardware Implementations of Biologically Inspired Algorithms in Mobile Robotics. Tönning: Der Andere Verlag.
PUB
 
2007 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2285993
Rana, V., Santambrogio, M., Sciuto, D., Kettelhoit, B., Koester, M., Porrmann, M. & Rückert, U. (2007). Partial Dynamic Reconfiguration in a Multi-FPGA Clustered Architecture Based on Linux. Proceedings of the 21st International Parallel and Distributed Processing Symposium (IPDPS 2007) - Reconfigurable Architecture Workshop (RAW), IEEE Computer Society. doi:10.1109/IPDPS.2007.370363.
PUB | DOI
 
2007 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2286362
Puttmann, C., Niemann, J.-C., Porrmann, M. & Rückert, U. (2007). GigaNoC - A Hierarchical Network-on-Chip for Scalable Chip-Multiprocessors. Digital System Design Architectures, Methods and Tools, 2007. DSD 2007. 10th Euromicro Conference on (S. 495-502).
PUB | Download (ext.)
 
2007 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2286250
Kaulmann, T., Dikmen, D. & Rückert, U. (2007). A Digital Framework for Pulse Coded Neural Network Hardware with Bit-Serial Operation. Hybrid Intelligent Systems, 2007. HIS 2007. 7th International Conference on (S. 302-307).
PUB
 
2006 | Bielefelder E-Dissertation | PUB-ID: 2306473 OA
Meyners, D. (01T00:00:00Z.01.1970) Herstellung und Charakterisierung von Logikarrays mit ultrakleinen magnetischen Tunnelelementen. Bielefeld (Germany): Bielefeld University.
PUB | PDF
 
2004 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2286356
Kalte, H., Porrmann, M. & Rückert, U. (2004). System-on-programmable-chip approach enabling online fine-grained 1D-placement. Parallel and Distributed Processing Symposium, 2004. Proceedings. 18th International (S. 141). doi:10.1109/IPDPS.2004.1303118.
PUB | DOI
 
2004 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2286138
Pohl, C., Franzmeier, M., Porrmann, M. & Rückert, U. (2004). gNBX - reconfigurable hardware acceleration of self-organizing maps. Field-Programmable Technology, 2004. Proceedings. 2004 IEEE International Conference on (S. 97-104). doi:10.1109/FPT.2004.1393256.
PUB | DOI
 
2003 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 1611555
Baum, G., Birsa, R., Bradamante, F., Bressan, A., Chapiro, A., Cicuttin, A., Ciliberti, P., Colavita, A., Costa, S., Crespo, M., Cristaudo, P., Dalla Torre, S., Diaz, V., Fauland, P., Fratnik, F., Giorgi, M., Gobbo, B., Ijaduola, R., Kalinnikov, V., Lamanna, M., Martin, A., Menon, G., Pagano, P., Schiavon, P., Tessarotto, F. & Zanetti, A. (2003). The COMPASS RICH-1 read-out system (Nucl.Instrum.Meth. A), 502(1), 246-250. Elsevier Science BV. doi:10.1016/S0168-9002(03)00282-1.
PUB | DOI | WoS | Inspire
 
2002 | Konferenzbeitrag | Veröffentlicht | PUB-ID: 2286322
Kalte, H., Langen, D., Vonnahme, E., Brinkmann, A. & Rückert, U. (2002). Dynamically reconfigurable system-on-programmable-chip. Parallel, Distributed and Network-based Processing, 2002. Proceedings. 10th Euromicro Workshop on (S. 235-242). doi:10.1109/EMPDP.2002.994277.
PUB | DOI
 

Filter und Suchbegriffe

keyword="FPGA"

Suche

Publikationen filtern

Darstellung / Sortierung

Zitationsstil: dgps

Export / Einbettung